Ansys信号完整性仿真方案

Ansys信号完整性仿真方案的图1

信号完整性概念

Ansys信号完整性仿真方案的图2

信号设计核心问题

损耗

Ansys信号完整性仿真方案的图3

阻抗

Ansys信号完整性仿真方案的图4

串扰

Ansys信号完整性仿真方案的图5

均衡器

Ansys信号完整性仿真方案的图6

设计中的挑战

Ansys信号完整性仿真方案的图7

Ansys信号完整性方案

Ansys信号完整性仿真方案的图8

信号完整性分析的基本流程

Ansys信号完整性仿真方案的图9

层叠设计

导体蚀刻&粗糙度

Ansys信号完整性仿真方案的图10

材料设计

Ansys信号完整性仿真方案的图11

传输线设计

阻抗

Ansys信号完整性仿真方案的图12

W model

Ansys信号完整性仿真方案的图13

过孔建模与优化

Ansys信号完整性仿真方案的图14

信号线整个通道参数提取

Ansys信号完整性仿真方案的图15

无源链路规范要求及分析(10G-BASE-KR为例)

规范IEEE 802.3 2015 Section5中Annex 69B Interconnect characteristics定义了背板架构的无源链路设计要求:

• IL (Insertion Loss)

• RL (Return Loss)

• ILD (Insertion Loss Deviation)

• ICR (Insertion Loss to Crosstalk Ratio)

无源链路的相应的曲线,必须满足在设计指标之内。

Ansys信号完整性仿真方案的图16

无源链路TDR分析

• TDR用于观察无源链路的阻抗变化,可以快速定位无源链路中需要优化的位置

Ansys信号完整性仿真方案的图17

• 在Circuit 中进行TDR分析非常方便,内置TDR Source,无需手动编辑公式或插入函数

Ansys信号完整性仿真方案的图18

搭建系统电路图

Ansys信号完整性仿真方案的图19

求解参数设置

Ansys信号完整性仿真方案的图20

Ansys信号完整性仿真方案的图21

查看结果

Ansys信号完整性仿真方案的图22

DDRwizard仿真工具介绍

DDR仿真分析工作向导

‐ 基于网络名称自动识别信号网络:DQ, DQS, CLK and ADDR lines

‐ 可通过改变延迟使data, strobe and clock 等信号同步

‐ 支持读写模式分析设置

‐ 支持IBIS corner (fast/slow/typical) 分析设置

Ansys信号完整性仿真方案的图23


深圳市优飞迪科技有限公司成立于2010年,是一家专注于产品开发平台解决方案与物联网技术开发的国家级高新技术企业。

十多年来,优飞迪科技在数字孪生、工业软件尤其仿真技术、物联网技术开发等领域积累了丰富的经验,并在这些领域拥有数十项独立自主的知识产权。同时,优飞迪科技也与国际和国内的主要头部工业软件厂商建立了战略合作关系,能够为客户提供完整的产品开发平台解决方案。

优飞迪科技技术团队实力雄厚,主要成员均来自于国内外顶尖学府、并在相关领域有丰富的工作经验,能为客户提供“全心U+端到端服务”。

Ansys信号完整性仿真方案的图24

默认 最新
当前暂无评论,小编等你评论哦!
点赞 评论 收藏
关注